ntpcb3356619 发表于 2023-6-1 13:52:51

Cadence_project2_XC7Z010_项目2完成

发布完了才知道发错了板块
不知道怎么删掉。




项目2所有资料打包


画这个案子期间,看了老师讲RK3399的原理图还有本案子的原理图做了笔记,看了些RK3399,RK3588一些LAYOUT的板子,结合经验画的本案子。
第一次画这种高速板,第一次计算阻抗,第一次用Allegro软件,有低速板的LAYOUT的经验,看过老师之前一天学习Allegro视频,看过老师的SI9000阻抗计算软件教程视频。
希望老师点评一下还有哪些地方有错误的,没有考虑到的,或者有更好改进地方的。
这个案子除了叠层缺陷以外,是否可以达到量产的程度?谢谢!

317 发表于 2023-6-2 00:03:19

Re:read_h1

谢谢分享!

旧尔一 发表于 2023-6-2 00:03:32

Re:read_h1

谢谢分享!

晕哥 发表于 2023-6-2 00:06:55

Re:read_h1

谢谢分享!

墙头草 发表于 2023-6-6 13:16:33

zzp120696 发表于 2023-11-4 20:43:54

页: [1]
查看完整版本: Cadence_project2_XC7Z010_项目2完成